Navigacija

19M043VLSI - Projektovanje VLSI sistema 2

Specifikacija predmeta
Naziv Projektovanje VLSI sistema 2
Akronim 19M043VLSI
Studijski program Elektrotehnika i računarstvo
Modul modul Audio i video tehnologije, modul Biomedicinski i ekološki inženjering, modul Elektroenergetski sistemi Smer - Mreže i sistemi, modul Elektroenergetski sistemi Smer - Obnovljivi izvori energije, modul Elektroenergetski sistemi Smer - Postrojenja i oprema, modul Elektronika i digitalni sistemi, modul Energetska efikasnost, modul Informaciono komunikacione tehnologije, modul Mikrotalasna tehnika, modul Nanoelektronika i fotonika, modul Primenjena matematika, modul Računarska tehnika i informatika, modul Signali i sistemi, modul Softversko inženjerstvo
Tip studija master akademske studije
Nastavnik (predavač)
Nastavnik/saradnik (vežbe)
Nastavnik/saradnik (DON)
Broj ESPB 6.0 Status predmeta izborni
Uslovljnost drugim predmetima
Ciljevi izučavanja predmeta Upoznavanje sa naprednim tehnikama "front end" metodologije projektovanja VLSI sistema, jezicima za opis hardvera, programabilnim komponentama. Razumevanje kompleksnosti savremenih digitalnih sistema i modularnog projektovanja. Osposobljavanje za rad sa naprednim softverskim paketima za projektovanje VLSI sistema i implementaciju u FPGA čipovima.
Ishodi učenja (stečena znanja) Studenti su upoznati sa naprednim tehnikama "front end" projektovanja VLSI sistema i osposobljeni za projektovanje i FPGA implementaciju VLSI sistema.
Sadržaj predmeta
Sadržaj teorijske nastave Jezici za opis hardvera, standardni, na nivou sistema. Verilog HDL, VHDL vs. SystemC, SystemVerilog. Dijagram toka HDL projektovanja. Zadavanje vremenskih parametara. Napredne konstrukcije u VHDL-u, kod za višestruku upotrebu. Projektovanje struktura za testiranje, automatsko generisanje test vektora (ATPG). Pregled aktuelnih familija programabilnih kola. Praktični aspekti projektovanja.
Sadržaj praktične nastave Laboratorijske vežbe, izrada projekta u HDL-u (VHDL, Verilog, SystemC, System Verilog) i FPGA implementacija (Xilinx ili Altera razvojne ploče).
Literatura
  1. S. Sjoholm, L. Lindh, "VHDL for Designers", Prentice Hall, 1997.
  2. Beleške sa predavanja raspoložive na sajtu katedre/predmeta
  3. J. Rabaey, A. Chandrakasan, B. Nikolić, "Digital Integrated Circuits - A Design Perspective", Prentice Hall, 2003.
  4. John F. Wakerly: “Digital Design – Principles and Practices”, Prentice Hall Int., 2005.
Broj časova aktivne nastave nedeljno tokom semestra/trimestra/godine
Predavanja Vežbe DON Studijski i istraživački rad Ostali časovi
2 1 2
Metode izvođenja nastave Predavanja - Power Point prezentacije. U okviru praktične nastave se studenati upoznaju sa naprednim alatima za projektovanje i FPGA implementaciju VLSI sistema. Timski rad na izradi projekta.
Ocena znanja (maksimalni broj poena 100)
Predispitne obaveze Poena Završni ispit Poena
Aktivnosti u toku predavanja 0 Pismeni ispit 50
Praktična nastava 10 Usmeni ispit 0
Projekti 40
Kolokvijumi 0
Seminari 0