Навигација

МС1ВЛС - Рачунарски ВЛСИ системи

Спецификација предмета
НазивРачунарски ВЛСИ системи
АкронимМС1ВЛС
Студијски програмЕлектротехника и рачунарство
Модулмодул Софтверско инжењерство
Тип студијамастер академске студије
Наставник (предавач)
    Наставник/сарадник (вежбе)
    Наставник/сарадник (ДОН)
    Број ЕСПБ6.0Статус предметаизборни
    Условљност другим предметимаНема.
    Циљеви изучавања предметаУпознавање студената са принципима пројектовања рачунарских ВЛСИ система. Упознавање са језицима за опис хардвера.
    Исходи учења (стечена знања)Очекује се да ће студенти развити способност да самостално дизајнирају рачунарске ВЛСИ системе.
    Садржај предмета
    Садржај теоријске наставеПројектовање рачунарских ВЛСИ система помоћу језика за опис хардвера: VHDL и VERILOG. Принципи дизајна RISC процесора на примеру пројектовања једног RISC процесора: фазе пројектовања, процес одлучивања. Префабрикационо и постфабрикационо тестирање компонената.
    Садржај практичне наставеПриказ низа решених задатака. Примери дизајна ресурса процесора и интерконекција. Дизајн, симулација и синтеза малог али функционалног процесора у FPGA технологији.
    Литература
    1. Milutinovic V., SURVIVING THE DESIGN OF a 200MHz MICROPROCESSOR, IEEE Computer Society Press, USA (best seller);
    2. Mencer O, Dataflow Programming with MaxCompiler, Maxeler Technologies;
    3. Ashenden P., The Designer's Guide to VHDL, 3rd Edition, Morgan Kaufmann;
    4. Coffman K., Real World FPGA Design with VERILOG, Prentice-Hall;
    Број часова активне наставе недељно током семестра/триместра/године
    ПредавањаВежбеДОНСтудијски и истраживачки радОстали часови
    221
    Методе извођења наставепредавања, аудиторне вежбе, пројекати, демонстрације
    Оцена знања (максимални број поена 100)
    Предиспитне обавезеПоенаЗавршни испитПоена
    Активности у току предавања0Писмени испит60
    Практична настава0Усмени испит0
    Пројекти40
    Колоквијуми0
    Семинари0